英文字典中文字典


英文字典中文字典51ZiDian.com



中文字典辞典   英文字典 a   b   c   d   e   f   g   h   i   j   k   l   m   n   o   p   q   r   s   t   u   v   w   x   y   z       







请输入英文单字,中文词皆可:

crested    音标拼音: [kr'ɛstəd]
a. 有顶饰的,有冠毛的,有纹章的

有顶饰的,有冠毛的,有纹章的

crested
adj 1: bearing an heraldic device
2: (of a bird or animal) having a usually ornamental tuft or
process on the head; often used in combination; "golden
crested"; "crested iris"; "crested oriole"; "tufted duck";
"tufted loosestrife" [synonym: {crested}, {topknotted}, {tufted}]
3: (of a knight's helmet) having a decorative plume [synonym:
{crested}, {plumed}]

Crest \Crest\, v. t. [imp. & p. p. {Crested}; p. pr. & vb. n.
{Cresting}.]
1. To furnish with, or surmount as, a crest; to serve as a
crest for.
[1913 Webster]

His legs bestrid the ocean, his reared arm
Crested the world. --Shak.
[1913 Webster]

Mid groves of clouds that crest the mountain's brow.
--Wordsworth.
[1913 Webster]

2. To mark with lines or streaks, like, or regarded as like,
waving plumes.
[1913 Webster]

Like as the shining sky in summer's night, . . .
Is crested with lines of fiery light. --Spenser.
[1913 Webster]


Crested \Crest"ed\ (kr[e^]st"[e^]d), a.
1. Having a crest.
[1913 Webster]

But laced crested helm. --Dryden.
[1913 Webster]

2. (Zool.) Having a crest of feathers or hair upon the head.
"The crested bird." --Dryden.
[1913 Webster]

3. (Bott.) Bearing any elevated appendage like a crest, as an
elevated line or ridge, or a tuft. --Gray.
[1913 Webster]


decorated \decorated\ adj.
having decorations. [Narrower terms: {beaded, beady,
bejeweled, bejewelled, bespangled, gemmed, jeweled, jewelled,
sequined, spangled, spangly}; {bedaubed}; {bespectacled,
monocled, spectacled}; {braided}; {brocaded, embossed,
raised}; {buttony}; {carbuncled}; {champleve, cloisonne,
enameled}; {crested, plumed having a decorative plume)};
{crested, top-knotted, topknotted, tufted}; {crested};
{embellished, ornamented, ornate}; {embroidered}; {encircled,
ringed, wreathed}; {fancied up, gussied, gussied up, tricked
out}; {feathery, feathered, plumy}; {frilled, frilly,
ruffled}; {fringed}; {gilt-edged}; {inflamed}; {inlaid};
{inwrought}; {laced}; {mosaic, tessellated}; {paneled,
wainscoted}; {studded}; {tapestried}; {tasseled, tasselled};
{tufted}; {clinquant, tinseled, tinselly}; {tricked-out}]
Also See: {clothed}, {fancy}. Antonym: {unadorned}.

Syn: adorned.
[WordNet 1.5]


请选择你想看的字典辞典:
单词字典翻译
Crested查看 Crested 在百度字典中的解释百度英翻中〔查看〕
Crested查看 Crested 在Google字典中的解释Google英翻中〔查看〕
Crested查看 Crested 在Yahoo字典中的解释Yahoo英翻中〔查看〕





安装中文字典英文字典查询工具!


中文字典英文字典工具:
选择颜色:
输入中英文单字

































































英文字典中文字典相关资料:


  • 全加器_百度百科
    全加器(英文:full-adder)是用于实现两个二进制数相加并输出和的物理组合线路,其表达式为Si=Ai⊕Bi⊕Ci-1,主要应用于电学领域。 常用实例包括四位全加器74LS283。 全加器通过处理低位进位实现本位加法运算,由两个异或门、三个与门和一个或门构成。
  • 半加器 全加器的逻辑式和mutisim电路仿真图 - 知乎
    二、 全加器 基本单元 全加器的基本单元往往要实现三个 一位二进制数的求和 全加器的基本单元仿真图: 这里,CiS为A+B+C的结果 C是低位向本位的进位,Ci又是本位向更高位的进位 真值表 通过 卡诺图 化简 逻辑表达式 可以根据逻辑表达式反推仿真电路图 三、2
  • Verilog全加器设计:从真值表到逻辑表达式的实战解析
    文章浏览阅读290次,点赞5次,收藏4次。本文详细解析了Verilog全加器设计,从半加器与全加器的本质区别入手,逐步讲解真值表构建、逻辑表达式推导及Verilog代码实现。重点分析了输出逻辑的奇偶校验特性和进位场景,并提供了验证测试和优化策略,帮助读者掌握从1位到多位加法器的设计技巧。
  • 数字电子中的全加器 - 技术教程
    在本教程中,我们讨论了与数字电子中的全加器相关的所有关键概念。
  • 【自学嵌入式:计算机组成原理】21. 全加器电路的搭建 - 博客园
    全加器是数字电路中实现 多位数二进制加法 的核心组件,相比半加器(仅处理两个1位二进制数,无进位输入),全加器支持 接收低位进位信号,可完整处理“加数 + 加数 + 低位进位”的运算,是构建多位加法器的基础。 一、核心定义与组成 (1)功能
  • 四位全加器实验 - 数字逻辑实验(2026 年) - Tsinghua . . .
    考虑低位进位的 1 位二进制加法器称为全加器(Full Adder),其输入为被加数、加数以及低一位来的进位,输出为本位的和及向高一位的进位。 利用全加器级联可以构成多位二进制加法器,如图所示为四位二进制加法电路,低一位的进位输出作为高一位的进位输入,这种结构称为逐次进位加法器(Ripple Adder)。
  • 全加器的真值表及逻辑表达式
    全加器(Full Adder)是数字电路中的一种基本组件,用于实现两个二进制数及其进位输入的和与进位输出。 它接受三个输入信号:被加数A、加数B和来自低位的进位Cin,并产生两个输出信号:和S以及向高位的进位Cout。 Cout 是向高位的进位输出。 当A、B、Cin中有奇数个1时,S为1;否则,S为0。 使用基本的逻辑门表示,可以得到: [ S = A \oplus B \oplus Cin ] 其中,$\oplus$ 表示异或运算。 B和Cin都为1,且A为0。
  • 数字电路全加器应用完全手册:原理剖析与实战案例 - CSDN文库
    本文从数字电路的基础知识入手,详细介绍了全加器的理论基础,包括其定义、符号、逻辑表达式及真值表,并与其他类型的加法器进行了比较。 进一步,本文探讨了全加器的硬件实现和电路仿真,包括电子元件的选择、电路搭建、仿真测试以及优化技巧
  • 详细讲解半加器、全加器、四位全加器,并使用FPGA实现半 . . .
    全加器是指对输入的两个二进制数相加(A与B)同时会输入一个低位传来的进位(Ci-1),得到和数(SUM)和进位(Ci);一位全加器可以处理低位进位,并输出本位加法进位。 多个一位全加器进行级联可以得到多位全加器。 常用二进制四位全加器74LS283。 由全加器的定义理解我们可以知道当Ai和Bi异或后再与Ci-1进行异或得到SUMi,结合真值表,我们可以知道当Ai、Bi、Ci-1只要有两个以上的1是进位Ci就等于1;所以只需要每两变量求与,结果再求或就可以满足要求。 由此我们可以得到最常用的逻辑表达式: 四位全加器的典型代表为74LS283,接下来主要通过真值表和逻辑电路图研究其工作原理。
  • 数字电子中的全加器详解与使用示例 | 数字电子教程
    在本教程中,我们讨论了与数字电子中的全加器相关的所有关键概念。





中文字典-英文字典  2005-2009